社招岗位

工作职责:
1、RISC-VCPU芯片core前端开发(职位包括cpu建模和仿真,cpu架构/微架构,cpu子系统RTL代码开发等);
2、定义及实现服务器级CPU核和系统IP内的关键模块;
3、与公司内外的其它软件,固件,中后端,系统硬件团队紧密合作。

任职资格:
满足以下要求的一项或者多项:
1、了解cpu内核建模和性能分析的方法,参与过一个或者多个cpu内核模块的建模与仿真;
2、了解cpu性能分析的方法,并进行过一款或者多款cpu的性能分析工作;
3、对CPU架构,微架构,RTL设计和验证方面有深入理解,并有实际项目经验;
4、近期在高速CPU核和CPU系统IP方面有实战开发经验,例如arithmeticexecution,instructionfetch/decode,rename,memory,cachecoherentNoC,IOMMU,interruptcontroller等。

工作地点:
北京/上海/深圳
工作职责:
1、SoC开发工程师,根据芯片硬件设计要求,实现soc中一个或者多个子模块,包括:子模块rtl代码设计,timing分析,验证检查等;
2、完成子模块的功能/性能/功耗分析;
3、与验证团队以及中后端团队密切配合,进行功能检查以及时序收敛工作;
4、参与芯片回片bringup支持。

任职资格:
1、数字前端RTL代码经验以及集成经验;
2、参与/熟悉以下SOC设计中一项或者多项技术:cpu方向,NOC总线,低功耗技术,高速外设接口(ddr/pcie),低速外设接口,PAD,安全模块,debug子系统,IOMMU等;
3、熟悉perl/python中的一种;
4、熟悉RTL代码检查,CDC/RDC检查,时序检查/调试的方法;
5、有一颗或者多颗SOC芯片流片经验为加分项。

工作地点:
北京/上海/深圳
工作职责:
负责RISC-V架构的处理器内核验证。
1、用Verilog/SystemVeriog,熟悉UVM验证方法学。
2、用EDA编译、仿真、debug工具。
3、搭建testbench,分析应用场景并构造case,以及回归和覆盖率收集以及报告分析。

任职资格:
候选人以下技能要求的优先考虑:
1、RISC-V架构处理器内核验证经验
2、NPU计算内核验证经验
3、Cache验证经验,熟悉缓存一致性协议。

工作地点:
北京/上海/深圳
工作职责:
1、负责芯片的设计验证工作,实施验证计划的制定、验证平台搭建、激励生成和测试、覆盖率分析;实施和负责软硬件协同验证;
2、与设计人员一起debug设计缺陷,熟练理解验证模块,提高验证质量;
3、负责验证环境和流程的开发和维护。
 
任职资格:
1、电子、微电子、计算机等相关专业本科及以上学历,三年以上验证经验优先,有实际流片经验者优先;
2、熟悉芯片开发验证流程,熟练掌握UVM验证方法学,软硬件协同仿真;
3、精通SystemVerilog硬件描述和验证语言,精通C/C++语言,熟悉Phython/脚本语言,Makefile;
4、深入了解RISCV-V架构和AMBA4/5协议。
 
有以下所列一条/多条验证经验者优先:
有RISCV/ARMCPU系统验证经验;有DDR验证经验;有PCIe验证经验;有一致性总线验证经验;有CHI/ACE协议验证经验;有常用接口IP验证经验,如UART/SPI/QSPI/I2C/I3C/JTAG等;有CXL/CCIX协议经验;有chiplet/UCIe协议经验;有基于硬件加速平台的芯片验证经验;有Gate-level仿真经验;有Formal验证经验。

工作地点:
北京/上海/深圳
工作职责:
1、负责RISC-VAI芯片的功能及性能模型建模开发;
2、面向AI领域进行计算机架构探索研究。

任职资格:
1、211大学本科以上学历,计算机/电子工程专业,3-5年以上底层系统软件相关领域开发工作经验;
2、良好的口头与书面沟通技巧;有团队工作意识和精神;工作积极主动、责任心强,并能够在压力下承担工作;
3、熟练掌握C/C++或者汇编语言编程;
4、扎实的计算机处理器体系结构基础,熟悉现代处理器的基本工作原理以及指令集ISA等;
5、理解CPU指令功能模拟器或者时钟近似模拟器的实现原理;
6、有使用SystemC进行CPU建模工作经验优先;有RISC-VSPIKE模拟器工作经验优先;有GEM5模拟器工作经验优先。

工作地点:
北京/上海/深圳
工作职责:
岗位职责将包括以下一个或多个领域:
1、研究CPU前沿架构技术,结合业务痛点,定义与开发下一代高性能CPU架构和微架构,提升计算、功耗、能效等各方面指标;
2、开发CPU全栈仿真模型,实现架构、微架构的精确建模,满性能、功耗、能效等关键指标的的探索、评估和迭代需求;
3、交付并持续跟进CPU性能方案,包括CPU微架构方案制定,时序精确CPU仿真模型的开发,微架构特性的分析与评估,RTL实现精度校准,投片前性能关键指标Sign-off,保障CPU产品竞争力的达成;
4、深入分析核心业务场景与特点,挖掘架构、软硬件协同等优化潜力,开发并落地优化方案,提升产品竞争力;
5、协助建立CPU性能建模团队,参与并执行团队建设、人员管理、项目管理等多维度内容。

任职资格:
1、计算机、微电子、通信等相关专业背景,熟悉计算机体系结构、CPU微架构
2、较强的软件编程能力(C/C++,python);
3、熟悉硬件描述语言(verilog,systemverilog,VHDL);
4、熟悉CPU指令集架构,如ARM,RISC-V,x86;
5、了解GPGPU、AI加速器、DPU等前沿架构;
6、对新技术和前沿技术有好奇心,积极探索、尝试、论证;
7、具有良好的沟通能力,团队协作和总结归纳能力。

工作地点:
北京/上海/深圳
工作职责:
1、负责搭建、调试及维护EMU/FPGA验证平台;
2、负责协助验证、软件团队基于EMU/FPGA平台调试。

任职资格:
1、2-5年工作经验,微电子/计算机相关教育背景;
2、有大规模SoCEMU/FPGA开发经验(Palladium/Protium/Zebu/Veloce/Haps/S2C);
3、熟悉芯片开发流程,掌握EMU/FPGA相关工具;4、熟悉SoC总线及baremetal/OSLevel软件调试;
5、有一定的脚本(shell/python/perl/Makefile)编写能力;
6、有高速接口DDR/PCIe开发经验为加分项。

工作地点:
北京/上海/深圳
工作职责:
1、负责SoC芯片中的逻辑综合,形式验证,STAsignoff等工作;
2、和其他团队合作,完成芯片设计过程中clock/reset方案,lowpower方案,时序收敛等工作;3、熟悉SDC和各种timingcheck,成为流片前的timing把关人。

任职资格:
1、硕士学位及以上,微电子/电子/计算机等相关专业毕业,2年以上相关工作经验;
2、具备熟练的脚本技能(例如TCL,Perl,Python等);3、熟练使用DC/PT/Formality/LEC/Tempus等EDA工具,掌握逻辑综合和STA的方法学;
4、熟悉SoCDFT者优先;
5、良好的团队合作精神,认真负责的工作态度;
6、良好的沟通能力,英语读写顺畅。

工作地点:
北京/上海/深圳
工作职责:
1、负责SoC芯片中的DFT相关工作,包括Scan,MBIST,ATPG,BoundaryScan等等;
2、和其他团队合作,完成芯片设计过程中相关的Timing/Power-IR分析和收敛;
3、流片后进行ATE测试,包括向量调试,覆盖率优化,解决测试中遇到的各种问题。

任职资格:
1、硕士学位及以上,微电子/电子/计算机等相关专业毕业,2年以上DFT工作经验;
2、具备熟练的脚本技能(例如TCL,Perl,Python等);3、熟练使用DFTEDA工具,掌握DFT原理和方法;
4、熟悉综合/STA者优先;
5、良好的团队合作精神,认真负责的工作态度;
6、良好的沟通能力,英语读写顺畅。

工作地点:
北京/上海/深圳
工作职责:
1、CPU/ASIC芯片,从Netlist到GDSII,包括APR以及PV/STA/IR等Signoff工作;
2、作为接口人,参与芯片的流片,量产,封测,质量管控等工作;
3、潜在项目的早期评估,规划和立项准备。

任职资格:
1、本科学位以上,微电子/计算机等相关专业毕业,超过2年以上的芯片后端项目经验;
2、具备熟练的脚本技能(例如TCL,Perl,Python等);3、熟练使用主流的后端工具,并且掌握基本的后端概念;
4、具备先进工艺的项目经历,比如16nm/12nm/7nm;5、良好的团队合作精神,认真负责的工作态度;
6、良好的沟通能力,英语读写顺畅。

工作地点:
北京/上海/深圳
工作职责:
1.负责芯片底层软件开发和SoCBring-up;
  1. 负责BootROM/Server固件(ATF/SCP/Tiano/U-Boot)开发;
  2. 负责PCIe/DDR/PMU/RAS等IP的Firmware/Driver开发。
任职资格:
1.计算机相关专业,本科及以上学历,3年以上相关工作经验;
  1. 熟练掌握Linux内核Debug/Trace的工具与技术,具备内核调优能力;
  2. 符合以下要求其中两条或以上:
a.熟悉ARM/RISC-VCPU体系架构,掌握其PrivilegeLevel/Interrupt/MMU的实现原理;
b.熟悉DDRTraining或是PCIeEP驱动的优先;
c.熟悉PCIe,PMU,DDR等相关IP及其验证方法;
d.具有FPGA/ZeBu/Palladium等仿真平台使用经验和芯片验证经验者优先;
e.有RISC-VBootROM开发经验,熟悉RISC-VBringup流程,熟悉u-boot/opensbi优先;
f.熟悉ARMATF/SCP的开发人员。

工作地点:
北京/上海/深圳
工作职责:
1、负责自研芯片全品类采购供应商寻源、选择、合同谈判、资质评估,风险管理;
2、深入了解市场趋势及行业生态,拓展、维护合作伙伴关系,根据业务需求制定采购策略;
3、制定自研芯片Chipset(套片)、Memory(存储)或MCU(微处理器)零器件试产和交付计划,参与并组织新产品的质量和交付验收评审;
4、负责物料预测分解、风险识别、缺口管理、异常处理等;
5、负责与研发、项目、资源开发等部门,对物料进行风险或策略备料评估,做好项目物料资源规划;
6、挖掘供应商生态协作能力,协调内外部资源,建立与供应商稳定的合作关系,保障供应持续性;
7、负责自研芯片产品在供应链端的项目管理,统筹并协调内部资源支持项目规划制定、立项、供应商选择、成本评估、交付计划制定和实施等事项。

任职资格:
1、本科及以上学历,有5年以上芯片设计或制造行业的相关工作经验;
2、有自研芯片DesignHouse的设计或项目管理经验,或者上游封测厂的生产和供应链制造管理经验;
3、熟悉供应链及采购管理,有芯片软硬件各品类采购经验和供应商资源优先;
4、具备优秀的执行力及自驱能力;
5、通过PMP、敏捷等项目管理认证;
加分项:
1、有芯片行业从事自研芯片项目管理工作经验;
2、英语可作为工作语言(邮件和会议沟通)。

工作地点:
北京/上海/深圳

校招岗位

工作职责:
1、根据芯片总体设计要求进行IP模块前端详细设计;
2、根据模块规格要求,与软件确定软硬件划分,完成数字电路模块 (包括DFT)RTL设计,包括电路综合、时序检查 (timingcheck) 、功能验证formalverifcation、仿真等;
3、成模块级功耗、面积、性能分析;
4、给后端设计提供必要的支持,在后端设计完成后进行后仿(postlavoutsimulation);
5、参与芯片测试和调试。

任职资格:
满足以下要求的一项或者多项:
1、2025届本科及以上学历在读,电子、微电子、计算机等相关专业;
2、具备数字集成电路前端RTL设计相关经验,熟悉Verilog/SystemVerilog等编程工具;
3、熟悉RISC-V或ARMV8系统架构,有实际SOC项目经验者优先;
4、熟悉数字IC设计流程,熟练掌握Synopsys/Cadence/Mentor等EDA工具;
5、了解DV/SV/UVM验证方法学;
6、熟练使用Linux/Unix操作系统,熟悉tcl/Perl/Python等scripts语言;
7、工作认真负责,具备较好的沟通、学习能力,较强的英文听说读写能力,以及较好的团队协作精神。

工作地点:
北京/上海/深圳